静态时序分析 VS 动态时序分析

2017-06-14  本文已影响0人  暗夜望月
静态时序分析

静态时序分析是采用穷尽分析方法来提取出整个电路存在的所有时序路径,计算信号在这些路径上的传播延时,检查信号的建立和保持时间是否满足时序要求,通过对最大路径延时和最小路径延时的分析,找出违背时序约束的错误。它不需要输入向量就能穷尽所有的路径,且运行速度很快、占用内存较少,不仅可以对芯片设计进行全面的时序功能检查,而且还可利用时序分析的结果来优化设计,因此静态时序分析已经越来越多地被用到数字集成电路设计的验证中。

测试向量/测试向量:
就是用来测试模块的激励信号。模块编好了以后,用一系列的激励信号作为输入,然后查看模块的输出信号是否正确,来验证模块是否正确。


动态时序分析

动态时序模拟就是通常的仿真,因为不可能产生完备的测试向量,覆盖门级网表中的每一条路径。因此在动态时序分析中,无法暴露一些路径上可能存在的时序问题。

动态时序验证是在验证功能的同时验证时序,需要输入向量作为激励。随着规模增大,所需要的向量数量以指数增长,验证所需时间占到整个设计周期的50%,且这种方法难以保证足够的覆盖率,因而对片上系统芯片设计已成为设计流程的瓶颈,所以必须有更有效的时序验证技术取代它。

动态时序仿真的优点是比较精确,而且同静态时序相比较,它适用于更多的设计类型

但是它也存在着比较明显的缺点:

上一篇 下一篇

猜你喜欢

热点阅读