海思Hi3516DV300硬件设计用户手册(硬件原理图设计、PC

2019-08-19  本文已影响0人  体感互动

本文档主要介绍Hi3516DV300芯片方案的硬件原理图设计、PCB 设计、单板热设计建议等。本文档提供Hi3516DV300 芯片的硬件设计方法。

1.1 小系统外部电路要求

1.1.1 Clocking 电路

通过芯片内部的反馈电路与外部的 24MHz 晶体振荡电路一起构成系统时钟电路。

推荐晶振连接方式及器件参数如图所示。

http://bbs.16rd.com/thread-479431-1-1.html

Hi3516DV300 内置 RTC,单板需要给 RTC 提供时钟电路,晶振连接方式及器件参数如图所示。

RTC 晶体选型约束:

-晶体内阻不超过 75 kΩ

1.1.2 复位电路

Hi3516DV300 支持内部 POR(Power on Reset)复位,不支持外部复位。

主芯片上电后由内部 POR 电路对整个芯片进行复位(复位脉冲宽度约为 32ms)。

推荐客户采用 Hi3516DV300 芯片 T3 管脚 SYS_RSTN_OUT 输出复位信号来复位与小系统相关的外设(例如:存放 boot 的 flash 器件),SYS_RSTN_OUT 加 1K 下拉电阻。

SYS_RSTN_OUT 信号的电平与 DVDD3318_FLASH(Hi3516DV300 的 R5 pin)保持一致。

1.1.3 JTAG 接口

JTAG 接口信号描述如图所示。

Hi3516DV300 可以通过 TEST_MODE 管脚选择正常和测试两种工作模式,具体说明如图所示。

JTAG 连接方式及标准连接器管脚定义如图所示。

1.1.4 电源管理(PMC)电路设计

1.1.4.1 接口介绍

电源管理(PMC)模块可以对非常电区的供电模块进行使能控制,接收按键信号/上升沿信号进行上下电控制以及接收外设输出的唤醒信号,从而实现产品的待机和唤醒功能。

该模块的详细功能及开关机逻辑描述请参考《Hi3516DV300 专业型 Smart IP Camera SoC 用户指南》3.10“电源管理与低功耗模式”章节。

1.1.4.2 电路设计

PMC 模块供电管脚为 AVDD_BAT、DVDD3318_PC。

-AVDD_BAT:RTC 模块供电电源,供电范围 1.6V~3.6V。使用常电区功能时,该管脚必须接电池或其他不掉电的电源。

-DVDD3318_PC:常电区的 1.8V 或 3.3V 电源。

对PMC 模块进行硬件设计时,还有以下管脚需要注意:

-PWR_RSTN:PMC 模块复位管脚,低电平有效。该管脚上必须设计一个 RC 复位

电路,电阻和电容的选型请参考 HI3516DV300DMEB 原理图设计文件。

-使用 PMC 模块来实现 HI3516DV300 的待机、唤醒功能时,由于 PMC 模块的工作时钟来自 RTC 模块,所以使用 PMC 功能时,RTC 模块必须供电,RTC 电路也必须正常设计。

-PWR_BUTTON 用于对接开机按键,PWR_STARTUP 上升沿可触发开机,PWR_SEQ0/ PWR_SEQ1 用于使能需要受控的 DC-DC 或 LDO,PWR_EN 用于使能 WIFI 或 BT 模块等需要待机工作的模块,PWR_WAKEUP 用于接收唤醒信号。

1.1.4.3 待机场景下 RTC&PMC 的电源方案

在不同的待机工作状态下,RTC 和 PMC 有如下几种组合,不同组合下电源的接法建议方案如图所示。

1.1.5 HI3516DV300 硬件初始化系统配置电路

Hi3516DV300 上电初始化的过程中,需要根据配置管脚的上下拉电阻状态来确定各部分的工作模式。硬件配置信号描述如图所示。

1.1.6 DDR 电路设计

1.1.6.1 接口介绍

Hi3516DV300 DDRC 接口支持 DDR3(L)/DDR4。

主芯片有 1 个 DDRC,32bit 数据位宽,可对接 2PCS 16bit 位宽 DDR3(L)/DDR4 颗粒。

具体规格请参考《Hi3516DV300 专业型 Smart IP Camera SoC 用户指南》第 4 章节的内容。

1.1.6.2 DDR 拓扑结构

对接双颗粒 DDR3(L)/DDR4 时,为了使 PCB layout 方便,根据不同的拓扑结构采用不同的线序,管脚的 SWAP 信息如图所示。

上一篇下一篇

猜你喜欢

热点阅读